Android6410 开发板是一款低功耗、高性能、高性价比的ARM11 处理器开发板;专为
消费类电子、工业控制、车载导航、行业PDA 等电子产品的开发而设计,主要供广大企业
用户进行产品前期软硬件性能评估验证、设计参考用,其小巧、紧凑、人性化外观设计也是
高校、培训机构、嵌入式爱好者学习研究的最佳工具。
Android6410 开发板完美实现了三星S3C6410 处理器在视频媒体编解码、2D/3D 图形
加速、显示处理和缩放等方面的性能,并提供了LCD 接口、TVout 接口、Camera 输入接
口、4 路串口、SD 卡接口、SPI、100M 网口、USB2.0-OTG 接口,USB Host 接口、音频
输入输出接口、按键接口、I2C 接口等硬件资源,具有更高的主频和更丰富外设,能适用于
对性能和处理能力有更高要求的嵌入式系统应用场合。
1.2 产品功能特性
● 支持667MHz 主频上稳定工作
● 支持WinCE6.0 R2/R3、Linux2.6.28、android2.1、ubuntu9.04 操作系统
● 支持128M/256M DDR1 RAM
● 支持MPEG-4/H.264/H263/VC-1 的视频编解码
● 支持2D/3D 硬件图形加速,TV 输出等
● 支持SD/MMC/SDIO 接口存储卡
● 支持USB2.0 OTG 接口下载,快速升级系统
● 支持NandFlash、SD 卡启动
● 支持4 路高速串口
● 支持4.3 寸、7 寸、10.2 寸、10.4 寸、TTL/LVDS 多款液晶模块
● 支持Hive 注册表保存
● 支持SD 卡完美自动升级系统
● 支持TCPMP 播放器完美硬件解码,支持D1 分辨率下音视频解码35fps
● 支持Camera 回显、H264/MPEG-4 视频高效率编码
● 支持MediaPlayer 视频硬件解码
● 支持JPEG 图片硬件编解码
第二章 硬件资源
2.1 核心板简介
UT6410CV05 核心板是一款集成度高、尺寸小、可扩展性强、低功耗、高性能的ARM11
核心模块,精简的外形、强大的功能、丰富的外设接口使其成为车载系统、智能家居、行业
PDA、工业数字控制、消费电子、无线多媒体终端等产品核心模块的最佳首选。
该核心板采用邮票孔接口,焊接更牢固、更稳定,采用TSOP 封装的DDR1 内存更是具
有成本和性能的优势,硬件支持升级至256M Bytes DDR1。
开发板尺寸:135mm×110mm
核心板尺寸:52.85mm×65.55mm
2.1.1 核心板参数配置
系统参数
CPU 主频 667MHz
DDR 128M/256M Bytes DDR1
Nand Flash 256M Bytes
结构参数
外观 邮票孔特性,焊接固定
核心板尺寸 65.55mm×52.85mm×3mm
引脚间距 1.27 mm
引脚焊盘尺寸 1.5 mm×0.8 mm
引脚数量 180个引脚
测试点 内置测试点
电气特性
输入电压 3.3V~5V、3V
工作温度 -10~70℃
存储温度 -20~80℃
2.2 核心板引脚定义
2.2.1 J3 连接器引脚定义
J3 连接器引脚定义
引脚编号 信号 引脚编号 信号
1 VDD_5V 21 SPICS1
2 VDD_5V 22 SD0_DATA0
3 VDD_5V 23 SD0_DATA1
4 VDD_IO 24 SD0_DATA2
5 VDD_IO 25 SD0_DATA3
6 VDD_ARM(NC) 26 SD0_CLK
7 VDD_INT(NC) 27 SD0_CMD
8 VDD_MDDR(NC) 28 SD0_CDn
9 VDD_RTC 29 SD0_WPn
10 GND 30 SD1_DATA0
11 PWRRGTON(NC) 31 SD1_DATA1
12 GPQ0 32 SD1_DATA2
13 OTGID 33 SD1_DATA3
14 OTGDP 34 SD1_CLK
15 OTGDM 35 SD1_CMD
16 VBUS 36 SD1_CDn
17 OTGDRV_VBUS 37 SD1_WPn
18 USBDP 38 GPE0
19 USBDN 39 GPE1
20 SPIMOSI1 40 GPE2
2.2.2 J1 连接器引脚定义
J1 连接器引脚定义
引脚编号 信号 引脚编号 信号
41 GND 66 CSn1
42 GND 67 WEn
43 GND 68 OEn
44 GND 69 DATA0
45 GND 70 DATA1
46 GND 71 DATA2
47 GND 72 DATA3
48 GND 73 DATA4
49 GND 74 DATA5
50 GND 75 DATA6
51 ADCIN0 76 DATA7
52 ADCIN1 77 DATA8
53 nBATF(NC) 78 DATA9
54 KEY_RST 79 DATA10
55 GPH9 80 DATA11
56 EINT0 81 DATA12
57 EINT2 82 DATA13
58 OM1 83 DATA14
59 OM2 84 DATA15
60 OM3 85 I2CSCL0
61 OM4 86 I2CSDA0
62 GPH6 87 CAMRSTn
63 nRESET 88 CAMHREF
64 ADDR2 89 CAMVSYNC
65 IRQ_LAN 90 CAMCLK
2.2.3 J4 连接器引脚定义
J4 连接器引脚定义
引脚编号 信号 引脚编号 信号
91 CAMPCLK 111 TXD0
92 CAMYDATA0 112 CTSn0
93 CAMYDATA1 113 RTSn0
94 CAMYDATA2 114 RXD1
95 CAMYDATA3 115 TXD1
96 CAMYDATA4 116 CTSn1
97 CAMYDATA5 117 RTSn1
98 CAMYDATA6 118 RXD2
99 CAMYDATA7 119 TXD2
100 EINT4 120 RXD3
101 EINT9 121 TXD3
102 EINT12 122 GPH7
103 EINT1 123 GPH8
104 EINT3 124 AC97_RSTn
105 EINT5 125 AC97_SDO
106 SPICS0 126 AC97_SDI
107 SPICLK0 127 AC97_BITCLK
108 SPIMISO0 128 AC97_SYNC
109 SPIMOSI0 129 GPO2
110 RXD0 130 GPO3
2.2.4 J2 连接器引脚定义
J2 连接器引脚定义
引脚编号 信号 引脚编号 信号
131 TSXM 156 VD7
132 TSXP 157 VD8
133 TSYM 158 VD9
134 TSYP 159 VD10
135 SPIMISO1 160 VD11
136 SPICLK1 161 VD12
137 KP_COL0 162 VD13
138 KP_COL1 163 VD14
139 KP_COL2 164 VD15
140 KP_COL3 165 VD16
141 KP_COL4 166 VD17
142 KP_COL5 167 VD18
143 KP_ROW0 166 VD19
144 KP_ROW1 167 VD20
145 KP_ROW2 170 VD21
146 KP_ROW3 171 VD22
147 KP_ROW4 172 VD23
148 KP_ROW5 173 VSYNC
149 VD0 174 HSYNC
150 VD1 175 VCLK
151 VD2 176 VDEN
152 VD3 177 PWM_TOUT1
153 VD4 178 GPE3
154 VD5 179 GPE4
155 VD6 180 DAC_OUTo
2.2.5 引脚信号详细介绍
功能
核心
板管
脚
引脚描述
IO
初始
状态
IO 种
类
工作电
压
管脚复用功能
输
入
输
出
功能描述
1—3 VDD_5V I P 5 VDD_5V I 5V 电源
4—5 VDD_IO I P 3.3 VDD_IO I IO 电源
6 VDD_ARM O P 1.2/1.3 VDD_ARM O ARM 电源
7 VDD_INT O P 1.2/1.3 VDD_INT O INT 电源
8 VDD_MDDR O P 1.8 VDD_MDDR O 内存电源
9 VDD_RTC I P 3 VDD_RTC I RTC 电源
电源
10 GND \ P \ GND \ 地
控制 11 PWRRGTON O(L) hag 1.8-3.3 PWRRGTON O 核心电压控制脚
ADDR18 O 总线地址
GPIO 12 GPQ0 O(H) hbg 1.8-3.3 GPQ0 IO GPIO
EINT9[0] I 中断
13 OTGID AI hr 1.8-3.3 OTGID I USB 识别码
14 OTGDP AI htr 1.8-3.3 OTGDP IO USB 差分数据(+)
15 OTGDM AI htr 1.8-3.3 OTGDM IO USB 差分数据(-)
16 VBUS AI htr 1.8-3.3 VBUS IO USB BUS 总线电源
17
OTGDRV_V
BUS
O(L) hag 1.8-3.3 USBDRVVBUS O OTG 供电控制脚
18 USBDP AI usb1 \ uhDP IO USB HOST 差分数据(+)
USB
19 USBDN AI usb1 \ uhDN IO USB HOST 差分数据(-)
GPC[6] IO GPIO
20 SPIMOSI1 I hag 1.8-3.3 spiMOSI[1] IO SPI1 主出从入
EINT2[6] I 中断
GPC[7] IO GPIO
spiCS[1] IO SPI1 片选
I2SMULTI_DO[2] O I2S 串行数据输出
SPI
21 SPICS1 I hag 1.8-3.3
EINT2[7] I 中断
GPG[2:5] IO GPIO
mmcDAT0[0:3] IO MMC 数据
22—
25
SD0_DATA
[0:3]
I hag 1.8-3.3
EINT5[2:5] I 中断
GPG[0] IO GPIO
26 SD0_CLK I hag 1.8-3.3 mmcCLK0 O MMC 时钟
EINT5[0] I 中断
GPG[1] IO GPIO
27 SD0_CMD I hag 1.8-3.3 mmcCMD0 IO MMC CMD
EINT5[1] I 中断
SDIO
28 SD0_CDn I hag 1.8-3.3 GPG[6] IO GPIO