TI德州仪器DSP数字型号处理器 TMS320DM6437ZWT6 (ACTIVE) 数字媒体处理器
TMS320DM6437ZWT6 (ACTIVE) 数字媒体处理器
描述
的TMS320C64x +™DSP的(包括TMS320DM6437装置)是最高性能的定点DSP系列中的TMS320C6000™DSP平台。DM6437器件是基于第三代高性能,先进VelociTI™超长指令字(VLIW)架构的德州仪器(TI),使得这些DSP的数字媒体应用的一个很好的选择。C6000™DSP平台的一部分,从以前的设备是向上代码兼容的C64x +™设备。的C64x™DSP支持附加的功能和以前的设备扩展指令集。
任何参考的C64x DSP或C64x的CPU也同样适用,除??非另有说明,在C64x + DSP和C64x + CPU,分别。
其性能高达48亿条指令每秒(MIPS)的时钟频率为600 MHz的C64x +内核可提供高性能DSP编程挑战的解决方案。DSP核心具有高速控制器的操作灵活性,和数值的阵列处理器的能力。的C64x + DSP核心处理器有64个通用寄存器,32位字长和8个独立的功能单元,两个乘法器,一个32位的结果和6个算术逻辑单元(ALU)。8个功能单元,包括指令来加速视频和成像应用中的性能。DSP核心可以产生4个16位乘法累加器(MAC)每个周期的总的每秒24亿的MAC(MMACS),或每个周期8个8位MAC共4800 MMACS。的C64x + DSP的更多详细信息,请参阅TMS320C64x/C64x + DSP CPU和指令集参考指南(文献编号SPRU732)。
此外,DM6437还具有特殊应用的硬件逻辑,片上存储器,和更多的片上外设类似的C6000 DSP平台的设备。DM6437核心采用了2级缓存架构。1级程序存储器/高速缓存(L1P)是由一个256K比特的存储空间,可以配置为映射内存或直接映射高速缓存,以及1级数据(L1D)是由一个640K-384K位的内存空间位这是映射内存和256K位,可配置为映射内存或2路组相联高速缓存。2级存储器/高速缓存(L2)之间共享的程序和数据空间的1M位的存储空间。L2存储器可以配置为映射存储器,高速缓存,或两者的组合。
外设集包括:2个可配置的视频端口,1个10/100 Mb / s以太网MAC(EMAC)与管理数据输入/输出(MDIO)模块的发送4位,4位接收VLYNQ接口间集成电路(I2C)总线接口,两个多通道缓冲串行端口(McBSP),有4个串行化器的多通道音频串行端口(McASP0); 64位通用定时器配置为2个独立的32位定时器,1个64 - 位看门狗定时器,一个用户可配置的16位主机端口接口(HPI);多达111通用输入/输出(GPIO)引脚可编程中断/事件生成模式,与其他外设复用,2个UART与支持硬件握手1 UART,3个脉冲宽度调制器(PWM)外设;的高端控制器区域网络(CAN)控制器HECC 1外设组件互连(PCI)[33兆赫和2无缝连接的外部存储器接口:异步较慢的记忆体/外围设备,并以较高的速度同步存储器接口DDR2外部存储器接口(EMIFA)。
DM6437器件包括两个可配置的视频/图像外设的视频处理子系统(VPSS):1视频处理前端(VPFE),输入用于视频采集,视频处理后端(VPBE)输出。
视频处理前端(VPFE)是由一个CCD控制器(CCDC),(预览器)预览引擎,柱状图模块,Auto-Exposure/White平衡/的焦点模块(H3A),和Resizer的。CCDC是能够连接到通用视频解码器,CMOS传感器和电荷耦合器件(CCD)。预览是一个实时图像处理引擎,采用原从一个CMOS传感器和CCD成像数据,并转换成RGB Bayer模式YUV422。直方图和H3A模块提供的DM6437使用的原始色彩数据的统计信息。Resizer的接受单独的水平和垂直大小调整从1/4X至4倍,增量为256 / N,其中N是在64和1024之间的图像数据。
的视频处理后端(VPBE)是由一个屏幕上显示(OSD)引擎和视频编码器(VENC)的。OSD引擎是能够处理2个独立的视频窗口和2个独立的OSD窗口。其他配置包括2个视频窗口,1个OSD窗口,属性窗口,允许多达8个级别的alpha混合。VENC提供了四个模拟DAC,可在54 MHz的运行,提供NTSC / PAL复合视频,S-视频,和/或分量视频输出的一种手段。VENC也可提供高达24位的数字输出接口,以RGB888设备。数字输出的16位BT.656输出和/或CCIR.601单独的水平和垂直同步。
以太网媒体访问控制器(EMAC)提供了一种有效的DM6437和网络之间的接口。DM6437 EMAC支持10BASE-T和100BASE-TX或10兆位/秒(Mbps)和100 Mbps的半双工或全双工模式下,硬件流控制和服务质量(QoS)的支持。
管理数据输入/输出(MDIO)模块不断轮询以列举所有PHY设备在系统中的所有32个MDIO地址。
该的I2C和VLYNQ端口的允许DM6437轻松地控制外围设备和/或与主处理器进行通信。
高端控制器区域网络(CAN)控制器HECC模块提供了一个网络协议与其他控制器,通常在汽车应用中恶劣的环境中进行串行通信。
丰富的外设集提供外围设备的控制能力和与外部处理器通信。每个外设的详细信息,请参阅本文件及相关的外设参考指南中的相关章节后。
DM6437拥有了一套完整的开发工具。这些包括C编译器,DSP汇编优化,以简化编程和调度,和Windows™调试器接口源代码的可见性
特点
- 今天开始生产准备,易于使用的基于达芬奇(DaVinci™)技术的数字媒体处理器的音频和视频编解码器。此外,还包括各种O / S的板级支持包和软件更新。所有的编解码器可为免费评估。要求免费软件!
- 高性能数字媒体处理器(DM6437)
- 2.5 - ,2 - ,1.67,1.51,1.43 ns指令周期时间
- 400 - ,500 - ,600 - ,660 - ,700兆赫的C64x +™时钟速率
- 8个32位的C64x +指令/周期
- 3200,4000,4800,5280,5600 MIPS
- 完全软件兼容的C64x
- 商业和汽车(Q或S后缀)开设的年级
- 低功耗器件(L后缀)
- VelociTI.2™扩展的VelociTI™高级超长指令字VLIW)的TMS320C64x +™DSP内核
- 随着VelociTI.2扩展的8个独立的功能单元:
- 六的ALU(32-/40-Bit)的,每一个支持单32位,双通道16位,或四8位算术每时钟周期
- 两个乘法器支持4个16×16位乘法(32位结果)每时钟周期或8个8×8位的乘法(16位结果)每时钟周期
- 负载存储体系结构,不结盟的支持
- 64个32位通用寄存器
- 指令包装减少代码大小
- 所有指令的条件
- 额外的C64x +™增强
- 受保护的模式操作
- 支持错误检测和程序重定向例外
- 硬件支持模数回路自动对焦模块的操作
- 的C64x +指令集特点
- 字节寻址(8/16/32/64位数据)
- 8位溢出保护
- 位字段提取物,设置,清除
- 归一化,饱和度,位计数
- VelociTI.2增加正交
- 的C64x +扩展
- 记忆体架构的C64x + L1/L2
- 256K位(32K字节)的L1P计划RAM /高速缓存[灵活配置混合]
- 640K位(80K字节)L1D数据RAM /高速缓存[灵活配置混合型]
- 1M位(128K字节)L2统一映射RAM /缓存[灵活配置]
- 仅支持小端模式
- 视频处理子系统(VPSS)
- 前端提供:
- CCD和CMOS成像器接口
- BT.601/BT.656数字的YCbCr 4:2:2(8位和16位)接口
- 预览引擎的实时图像处理
- 通用视频解码器的无缝连接
- 直方图模块
- 自动曝光,自动白平衡和自动对焦模块
- 重新调整引擎
- 后端提供:
- 硬件上屏幕显示(OSD)
- 4个54 MHz的DAC,用于相结合的
- 复合NTSC / PAL视频
- 亮度/色度分离视频(S-视频)
- 分量(YPbPr或RGB)视频(进)
- 数字输出
- 8-/16-bit YUV或24位RGB
- HD分辨率
- 最多2个视频窗口
- 外部存储器接口(EMIFS)
- 32位DDR2 SDRAM内存控制器,256M字节地址空间(1.8-VI / O)
- 随着DDR2-400 SDRAM,支持高达333 MHz的总线和接口(数据速率)
- 异步8位宽EMIF(EMIFA)凭借高达64M字节的地址关爱
- 增强型直接存储器访问(EDMA)控制器(64个独立的通道)
- 2个64位通用定时器(每个被配置为两个32位定时器)
- 一个64位的看门狗定时器
- 2个UART(RTS和CTS流控制)
- 主站/从站内部集成电路(I2C总线×)
- 两个多通道缓冲串行端口(McBSP)
- I2S和TDM
- AC97音频编解码器接口
- SPI
- 标准语音编解码器接口(AIC12)
- 电信接口 - ST-H-100总线,
- 128通道模式
- 多通道音频串行端口(McASP0)
- 16位主机端口接口(HPI)
- 高端CAN控制器(HECC)
- 32位的33-MHz,3.3-V的外围组件互连(PCI)主/从接口
- 10/100 Mb / s以太网MAC(EMAC)
- IEEE 802.3标准
- 支持媒体独立接口(MII)
- 管理数据I / O模块(MDIO)
- VLYNQ™接口(FPGA接口)
- 3个脉冲宽度调制器(PWM)输出
- 片上ROM的Bootloader
- 个人省电模式
- 灵活的PLL时钟发??生器
- IEEE 1149.1(JTAG™)边界扫描兼容
- 最多111个通用I / O(GPIO)引脚(复用其他设备功能)
- 软件包:
- 361-引脚无铅PBGA封装的(ZWT说明),0.8毫米球栅间距
- 376引脚塑料BGA封装(ZDU后缀),1.0毫米球栅间距
- 0.09-μm/6-Level铜金属工艺(CMOS)
- 3.3-V和1.8-VI / O,1.2-V内部(-7/-6/-5/-4/-L/-Q6/-5Q/-4Q)
- 3.3-V和1.8-VI / O,1.05-V内部(-7/-6/-5/-4/-L/-Q5)
- 应用
|
| 产品种类: | 数字信号处理器与控制器 (DSP, DSC) | |
|
| RoHS: | 详细信息 | |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| 程序存储器类型: | Asynchronous SRAM, DDR2, SDRAM, NAND Flash | |
|
|
|
深圳市熙源美创电子科技有限公司
Zip code:518031
Moblie:0755-33146641
Tel:18689225090 Fax:0755-33146641On duty:9:00---18:00(北京时间)