声明:因不同客户对激光器件性能参数有不同需求,店铺内产品所标价格均为虚拟价格,产品最终价格以我司正式报价为准。
CG635 2GHz低抖动时钟发生器
u 时钟范围从 DC 到 2.05GHz
u 随即抖动 <1ps rms
u 16位频率分辨率
u 80ps上升下降时间
u CMOS, PECL, ECL, LVDS, RS-485 输出
u 相位控制和时间调整
u PRBS 的目视图形测试(opt.)
u OCXO 铷钟时基 (opt.)
产品描述:
CG635产生极为稳定的1μHz和2.05 GHz方波时钟。 该仪器频率分辨率高,低抖动,快速转换时间,和灵活的输出电平使之在一些数字组件测试和研发,系统或网络测试中最理想选择。
规整时钟系统中使用高速的ADC或DAC。 杂散时钟调制和抖动环境和在获得信号和重建波形中的噪声。规整时钟也是重要的通讯系统和网络组件。 抖动,漂移,或频率偏移会导致高误码率,或者完全失去了同步。 该CG635可以为最苛刻的试验环境提供规整的,稳定的时钟需求。
输出驱动器
该CG635有几个时钟输出。 前面板Q和- Q输出标准逻辑电平方波互补信号(ECL,PECL,LVDS或+7 dBm)的互补方波。 方波振幅也可以设置在0.2伏至1.0伏之间,并带有-2 V和+5 V的输出偏移。这些输出信号工作在DC至2.05千兆赫,拥有80 ps的转换时间,50Ω的源阻抗,并可驱动50Ω负载。输出未连接时产生双电屏输出。
可选线接收器
前面板提供了标准CMOS输出的逻辑电平方波。 输出幅度可以在0.5 V到6.0 V之间任意设置。这个CMOS输出具有小于1 ns转换时间,工作频率高达250兆赫。 它有一个50Ω的源阻抗,为了驱动在使用50Ω同轴电缆的高阻抗负载。
后面板RJ - 45连接器提供不同于方波的RS – 485电平(最高至105兆赫)和LVDS电平(高达2.05千兆赫)。 该输出还提供了± 5 VDC可选线接收器(CG640至CG649)。 时钟输出100Ω的源阻抗,为了驱动100Ω终端屏蔽的CAT - 6电缆。 差分时钟可直接被使用,或连接通过SMA连接器的逻辑互补线路接收器。
时基选择
该标准晶体时基具有优于5 ppm的稳定性。 该CG635的10 MHz时基输入允许锁相到一个外部10 MHz参考。这个10 MHz的输出可锁定两个CG635s在一起。
有两个可选时基。 恒温控制晶体振荡器(OCXO的)提供了约100倍优于标准晶体振荡器的频率稳定度。 铷频源提供约10000倍更好的稳定性。 可选时基将大大降低了合成输出低频相位噪声。
射频频谱的一100 MHz的时钟
相位噪声
622.08 MHz和
10 MHz的输出
相位和时间调制
这个时钟相位调节具有高的精度。 相位分辨率为1°对于一个200兆赫的频率,并增加了十倍相对每十年低于200兆赫最大分辨率。 这使得时钟的边沿具有优于14 ps的分辨率和0.2Hz到2.05 GHz的频率范围。
通过后面板的时间调制输入,时序的时钟沿可调制超过± 5纳秒。 输入分辨率为1ns/ V和带宽从DC至10KHz,允许模拟信号来控制时钟的输出相位。 此功能对于表征系统的敏感性到时钟的调制和抖动非常有用。
为每一种应用
凭借其极低的相位噪声和高频率分辨率,CG635在许多应用中取代射频信号发生器。 前面板输出高达7 dBm方波 - 射频混频器驱动的理想选择。 如果你的应用需要正弦波,单线低通滤波器可转换CG635的方波输出为低失真的正弦波输出。
该CG635可以提供一个规整的宽带宽,精确的时钟用于最苛刻的时间精度要求。 该仪器是一个完美展示系统特性,并了解了系统敏感性的重要工具。 该CG635所具有的频率范围,精度,稳定,无抖动性能完全满足您的时钟要求。
产品规格:
频率
范围 DC, 1 µHz to 2.05 GHz
分辨率 16 digits (f ≥ 10 kHz), 1 pHz (f < 10 kHz)
精度 Δf < ±(2× 10-19 + timebase error) × f
稳定时间 <30 ms
时基 (20 °C to 30 °C ambient)
稳定性
<5 ppm (std. timebase)
<0.01 ppm (opt. 02 OCXO)
<0.0001 ppm (opt. 03 Rb timebase)
老化率
<5 ppm/year (std. timebase)
<0.2 ppm/year (opt. 02 OCXO)
<0.0005 ppm/year (opt. 03 Rb timebase)
外部输入 10 MHz ± 10 ppm, sine >0.5 Vpp, 1 kΩ
输出 10 MHz, 1.41 Vpp sine into 50 Ω
相位噪声(at 622.08 MHz)
100 Hz offset < -90 dBc/Hz
1 kHz offset < -100 dBc/Hz
10 kHz offset < -100 dBc/Hz
100 kHz offset < -110 dBc/Hz
抖动和漂移
抖动 (rms) <1 ps (1 kHz to 5 MHz bandwidth)
漂移 (p-p) <20 ps (10 s persistence)
时间调制(Rear-panel input, 1 kΩ)
灵敏度 1 ns/V, ±5 %
范围 ±5 ns
带宽 DC to greater than 10 kHz
相位设定
范围 ±720° (max. step size ±360°)
分辨率 <14 ps
转换时间 <300 ms
Q and −Q 输出
输出 前端BNC口
频率范围 DC to 2.05 GHz
高电平 -2.00 V ≤ VHIGH ≤ +5.00 V
振幅 200 mV ≤ VAMPL ≤ 1.00 V(VAMPL ≡ VHIGH - VLOW)
振幅分辨率 10 mV
振幅误差 <1 % + 10 mV
转换时间 <100 ps (20 % to 80 %)
均匀性 <100 ps departure from nominal 50 %
源阻抗 50 Ω(±1 %)
负责阻抗 50 Ω to ground on both outputs
预定幅值 PECL, LVDS, +7 dBm, ECL
CMOS Output
输出 前端BNC
频率范围 DC to 250 MHz
低电平 -1.00 V ≤ VLOW≤ +1.00 V
振幅 500 mV ≤ VAMPL ≤ 6.00 V(VAMPL ≡ VHIGH - VLOW)
幅值分辨率 10 mV
幅值误差 <2 % of VAMPL+ 20 mV
转换时间 <1 ns (20 % to 80 %)
均匀性 <500 ps departure from nominal 50 %
源阻抗 50 Ω (reverse terminates cable reflection)
负载阻抗 Unterminated 50 Ω cable of any length
衰减 (50 Ω load) Output levels are pided by 2
预设幅值 1.2, 1.8, 2.5, 3.3 or 5.0 V
RS-485 Output
输出 Rear-panel RJ-45
频率范围 DC to 105 MHz
时钟输出 Pin 7 and pin 8 drive twisted pair
源阻抗 100 Ω between pin 7 and pin 8
负载阻抗 100 Ω between pin 7 and pin 8
逻辑电平 VLOW = +0.8 V, VHIGH = +2.5 V
电缆类型 Straight-through Category-6
LVDS 输出 (EIA/TIA-644)
输出 后面板 RJ-45
频率范围 DC to 2.05 GHz
转换时间 <100 ps (20 % to 80 %)
时钟输出 Pin 1 and pin 2 to drive twisted pair
源阻抗 100 Ω between pin 1 and pin 2
负载阻抗 100 Ω between pin 1 and pin 2
逻辑电平 VLOW = +0.96 V, VHIGH = +1.34 V
电缆类型 Straight-through Category-6
PRBS (Opt. 01) (EIA/TIA-644)
输出 PRBS, -PRBS, CLK and -CLK
频率范围 DC to 1.55 GHz
幅值 LVDS on rear-panel SMA jacks
PRBS 发生器 x7 + x6 + 1 for a length of 27 - 1 bits
转换时间 <100 ps (20 % to 80 %)
负载阻抗 50 Ω to ground on all outputs
一般
计算机接口 GPIB and RS-232 std. 所有程序都可以通过此接口设置
固定存储器 十种仪器配置都可以存储和调用.
功率 90 to 264 VAC, 47 to 63 Hz, 50 W
尺寸,重量 8.5"× 3.5" × 13" (WHL), 9 lbs.
保修 One year parts and labor on defects in materials and workmanship